ÇÁ·Î±×·¥ >
Chip Design Contest
Chip Design Contest´Â ¹ÝµµÃ¼ ¹× ½Ã½ºÅÛ ¼³°èºÐ¾ßÀÇ ±â¼ú °øÀ¯ ¹× È°¹ßÇÑ Á¤º¸ ±³·ùÀÇ ÀåÀ¸·Î½á ±¹³»¿Ü Foundry¸¦ ÅëÇØ Á¦ÀÛ µÈ IC ¹× PLD¸¦ ÀÌ¿ëÇÏ¿© ±¸ÇöÇÑ IC¸¦ Demo(¶Ç´Â Panel)·Î Àü½ÃÇÏ´Â Çà»çÀÔ´Ï´Ù.
•
³í¹® Á¢¼ö ¸¶°¨:
2012³â 10¿ù 31ÀÏ(수)
•
³í¹® äÅà Å뺸:
2012³â 12¿ù 05ÀÏ(¼ö)
• ASIC(FPGA Æ÷ÇÔ)
• ³í¹® äÅà ÆÀÀº µ¥¸ð(¶Ç´Â ÆгÎ) Àü½Ã
- µ¥¸ð:
Á¦ÀÛ µÈ ĨÀÇ ³»¿ëÀ» Àåºñ¸¦ ÅëÇØ ½ÃÇö
- ÆгÎ:
Á¦ÀÛ µÈ Ĩ¿¡ ´ëÇÑ ¼³¸íÀ» Æ÷½ºÅÍ·Î Á¦ÀÛÇÏ¿© Àü½Ã
½Ã»ó¸í
³»¿ª
Best Design Award
ÀϹݺι®
ÃÖ¿ì¼ö»ó(1ÆÀ)
»óÀå ¹× »ó±Ý 100¸¸¿ø
¿ì¼ö»ó(2ÆÀ)
°¢ »óÀå ¹× »ó±Ý 50¸¸¿ø
Ưº°»óºÎ¹®
SSCS ¼¿ïéÅÍ»ó(1ÆÀ)
»óÀå ¹× »ó±Ý 50¸¸¿ø
• Çѱ¹¹ÝµµÃ¼Çмú´ëȸ Á¤±Ô³í¹® ÀÛ¼º ¾ç½Ä°ú µ¿ÀÏÇÔ
• IDEC ȨÆäÀÌÁö¿¡¼ Á÷Á¢ Á¦Ãâ
• ÀÌÀǼ÷ (KAIST ¹ÝµµÃ¼¼³°è±³À°¼¾ÅÍ(IDEC))
•
ÀüȹøÈ£:
042-350-4428
•
À̸ÞÀÏ:
yslee@idec.or.kr